MyFPGA Forum

 找回密码
 注册
搜索
查看: 3034|回复: 1
打印 上一主题 下一主题

求助一个关于Sdram_Control_4Port的问题

[复制链接]
跳转到指定楼层
1#
发表于 2010-4-12 10:30:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
Sdram_Control_4Port        u6        (        //        HOST Side
                                                    .REF_CLK(CLOCK_50),
                                                    .RESET_N(1'b1),
                                                        //        FIFO Write Side 1
                                                    .WR1_DATA(        {sCCD_G[9:5],
                                                                                 sCCD_B[9:0]}),
                                                        .WR1(sCCD_DVAL),
                                                        .WR1_ADDR(0),
                                                        .WR1_MAX_ADDR(640*512),
                                                        .WR1_LENGTH(9'h100),
                                                        .WR1_LOAD(!DLY_RST_0),
                                                        .WR1_CLK(CCD_PIXCLK),
                                                        //        FIFO Write Side 2
                                                    .WR2_DATA(        {sCCD_G[4:0],
                                                                                 sCCD_R[9:0]}),
                                                        .WR2(sCCD_DVAL),
                                                        .WR2_ADDR(22'h100000),
                                                        .WR2_MAX_ADDR(22'h100000+640*512),
                                                        .WR2_LENGTH(9'h100),
                                                        .WR2_LOAD(!DLY_RST_0),
                                                        .WR2_CLK(CCD_PIXCLK),
                                                        //        FIFO Read Side 1
                                                    .RD1_DATA(Read_DATA1),
                                                .RD1(Read),
                                                .RD1_ADDR(640*16),
                                                        .RD1_MAX_ADDR(640*496),
                                                        .RD1_LENGTH(9'h100),
                                                .RD1_LOAD(!DLY_RST_0),
                                                        .RD1_CLK(VGA_CTRL_CLK),
                                                        //        FIFO Read Side 2
                                                    .RD2_DATA(Read_DATA2),
                                                .RD2(Read),
                                                .RD2_ADDR(22'h100000+640*16),
                                                        .RD2_MAX_ADDR(22'h100000+640*496),
                                                        .RD2_LENGTH(9'h100),
                                                .RD2_LOAD(!DLY_RST_0),
                                                        .RD2_CLK(VGA_CTRL_CLK),
                                                        //        SDRAM Side
                                                    .SA(DRAM_ADDR),
                                                    .BA({DRAM_BA_1,DRAM_BA_0}),
                                                    .CS_N(DRAM_CS_N),
                                                    .CKE(DRAM_CKE),
                                                    .RAS_N(DRAM_RAS_N),
                                            .CAS_N(DRAM_CAS_N),
                                            .WE_N(DRAM_WE_N),
                                                    .DQ(DRAM_DQ),
                                            .DQM({DRAM_UDQM,DRAM_LDQM}),
                                                        .SDR_CLK(DRAM_CLK)        );



为什么读写的时候,地址有一个640*16的错位呢?
这样读出来的数据是写进去的数据吗?
2#
发表于 2010-4-13 12:34:45 | 只看该作者
640 应该是屏幕一条line的pixel数量,

可能是把最先的16条line拿掉不显示
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|手机版|Archiver|MyFPGA

GMT+8, 2024-5-9 04:36 , Processed in 0.043708 second(s), 15 queries .

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表