<?xml version="1.0" encoding="utf-8"?>
<rss version="2.0">
  <channel>
    <title>MyFPGA Forum - T-Core</title>
    <link>https://www.myfpga.org/discuz/forum.php?mod=forumdisplay&amp;fid=94</link>
    <description>Latest 20 threads of T-Core</description>
    <copyright>Copyright(C) MyFPGA Forum</copyright>
    <generator>Discuz! Board by Comsenz Inc.</generator>
    <lastBuildDate>Sat, 02 May 2026 05:47:15 +0000</lastBuildDate>
    <ttl>60</ttl>
    <image>
      <url>https://www.myfpga.org/discuz/static/image/common/logo_88_31.gif</url>
      <title>MyFPGA Forum</title>
      <link>https://www.myfpga.org/discuz/</link>
    </image>
    <item>
      <title>【FAQ】T-Core用作其他开发板的下载器的判断标准</title>
      <link>https://www.myfpga.org/discuz/forum.php?mod=viewthread&amp;tid=197624</link>
      <description><![CDATA[Q：T-Core用作其他开发板的下载器使用，怎么判断是否能正常使用呢？

A：判断标准是跟rev B UBT一样，支持的主板的JTAG I/O Standard也是1.2V~3.3V，支持的FPGA等器件也一样（可参考UBT的User Guide）

注：T-Core和UBT一样，都不能用在Intel Arria 10 GX FPGA Developm ...]]></description>
      <category>T-Core</category>
      <author>BOB_Sun</author>
      <pubDate>Tue, 15 Mar 2022 04:05:43 +0000</pubDate>
    </item>
    <item>
      <title>T-Core配套参考资料大全（免费下载、不定期更新！）</title>
      <link>https://www.myfpga.org/discuz/forum.php?mod=viewthread&amp;tid=197442</link>
      <description><![CDATA[官网T-Core CD下载：http://www.terasic.com.cn/cgi-bin/page/archive.pl?Language=China&amp;CategoryNo=220&amp;No=1241&amp;PartNo=4（包括T-Core英文手册，电路图， 各种外设使用的源码案例等）

T-Core产品视频观看：http://www.terasic.com.cn/cgi-bin/page/archive.pl?Langua ...]]></description>
      <category>T-Core</category>
      <author>BOB_Sun</author>
      <pubDate>Mon, 09 Aug 2021 07:23:58 +0000</pubDate>
    </item>
    <item>
      <title>【FAQ】使用Eclipse下载RISC-V elf时报错Starting OpenOCD timed out</title>
      <link>https://www.myfpga.org/discuz/forum.php?mod=viewthread&amp;tid=197384</link>
      <description><![CDATA[Q: 使用T-Core 的按RISC-V on T-Core第八讲的实验文档操作, 可以下载T-Core.pof到T-CORE FPGA，但用Eclipse下载RISC-V elf时遇到\&quot;Starting OpenOCD timed out.\&quot; 以及“Launching LED1 Debug has encountered a problem，error in final launch sequence”错误，无法成功 ...]]></description>
      <category>T-Core</category>
      <author>bingxia</author>
      <pubDate>Fri, 25 Jun 2021 09:33:25 +0000</pubDate>
    </item>
    <item>
      <title>【FAQ】T-Core GPIO pad 引脚分布情况</title>
      <link>https://www.myfpga.org/discuz/forum.php?mod=viewthread&amp;tid=197266</link>
      <description><![CDATA[Q: T-Core 上面对应GPIO引脚（红圈标出）是否可用？手册和电路图都没有介绍相关引脚信息，如果设计中需要使用这些引脚，请问应该如何确认相关引脚信息呢？


A：相关引脚分布信息，用户可以参考我们的补充文档：http://www.terasic.com.tw/wiki/DE-Core_Reserve_Area_ma ...]]></description>
      <category>T-Core</category>
      <author>wyzhou</author>
      <pubDate>Tue, 23 Feb 2021 02:35:15 +0000</pubDate>
    </item>
    <item>
      <title>【FAQ】如何在T-Core开发板上外扩 SPI 子卡或者 USB2.0接口的...</title>
      <link>https://www.myfpga.org/discuz/forum.php?mod=viewthread&amp;tid=197226</link>
      <description><![CDATA[问： 如何在T-Core开发板上外扩 SPI 子卡或者 USB2.0接口的子卡？
答：您可以通过T-Core开发板上的 12-pin TMD接口（这个接口提供8个GPIO） 去外扩SPI子卡。
（SPI子卡直接跳线到TMD接口上，然后在FPGA上实现 SPI 控制）

目前我们提供的T-Core开发板没有USB2.0接口，  ...]]></description>
      <category>T-Core</category>
      <author>Doreen</author>
      <pubDate>Sat, 10 Oct 2020 03:34:15 +0000</pubDate>
    </item>
  </channel>
</rss>