返回首页
注册 登录

MyFPGA Forum

每进行一次搜索将扣除 经验 0

结果: 找到 “FPGA” 相关内容 159 个

  • Intel Cyclone V FPGA器件相关参考文档

    1 个回复 - 5369 次查看

    本贴汇总了Intel Cyclon V FPGA器件的参考文档 1. Cyclone V器件系列概述 https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/hb/cyclone-v/cv_51001.pdf?wapkw=cyclone%20v%20 2. Cycl ...

    2020-10-12 11:59 - BOB_Sun - FPGA/IP手册

  • 【DE10-Nano系列教程】FPGA篇(一)--第一个FPGA工程_手动创建

    6 个回复 - 3218 次查看

    本帖为友晶科技原创帖,未经许可,不得以任何方式复制或者抄袭本文档之部分或者全部内容。如需要完整文档或转载帖子,请联系。 一、概述 **** 本内容被作者隐藏 **** ...

    2020-7-8 15:18 - BOB_Sun - DE10-Nano

  • [FPGA开发] 通过Altera SoC 的TCPIP远程调试硬件

    1 个回复 - 5169 次查看

    本文转自 http://bbs.eeworld.com.cn/thread-455564-1-1.html 这里是我今天花了半天时间翻译的altera官方网站上的一个应用笔记,附英文原版。通过Altera SoC 的TCPIP远程调试硬件 ...

    2015-7-29 09:31 - BOB_Sun - ARM/Linux

  • 【DE10-Nano系列教程】FPGA篇(四)--复用器

    5 个回复 - 2728 次查看

    本帖为友晶科技原创帖,未经许可,不得以任何方式复制或者抄袭本文档之部分或者全部内容。如需要完整文档或转载帖子,请联系。 一、概述 **** 本内容被作者隐藏 **** ...

    2020-7-15 17:38 - BOB_Sun - DE10-Nano

  • 【FAQ】Signaltap窗口却识别不到FPGA设备,如何解决

    0 个回复 - 1645 次查看

    Q: 使用Quartus Prime Pro 19.1版本软件,通过USB Blaster II 配置DE10-Pro板卡时,发现系统能正常的识别到USB设备,但是下载时Signaltap窗口却识别不到FPGA设备,请问该如何解决呢? A:A:这个并不是FPGA设备出 ...

    2020-6-30 20:07 - BOB_Sun - DE10-Pro

  • FPGA仿真--前仿真和后仿真

    0 个回复 - 2251 次查看

    初学者学习FPGA,必定会被它的各种仿真弄的晕头转向。比如,前仿真、后仿真、功能仿真、时序仿真、行为级仿真、RTL级仿真、综合后仿真、门级仿真、布局布线后仿真等。   Quartus和Modelsim软件的仿真形式   Qu ...

    2020-6-28 16:59 - wyzhou - 基础理论知识

  • FPGA时序约束的一些基本概念

    0 个回复 - 2378 次查看

    1、在约束时,有4个常见的概念: Cell:指在fpga内部的功能模块,比如 寄存器,存储器块等; Pin:指的是每个模块的输入输出引脚; Net:指连接各个Pin之间的网络; Port:实际指的就是fpga的物理输入输出管脚。即你在 ...

    2020-6-28 16:29 - wyzhou - 基础理论知识

  • FPGA时序约束中常用公式推导

    0 个回复 - 2355 次查看

    在fpga工程中加入时序约束的目的: 1、给quartus II 提出时序要求; 2、quartus II 在布局布线时会尽量优先去满足给出的时序要求; 3、STA静态时序分析工具根据你提出的约束去判断时序是否满足的标准。 举个形象的比 ...

    2020-6-28 15:41 - wyzhou - 基础理论知识

  • 【FAQ】如何测试该开发板的FPGA功耗,最大功耗是多少?

    0 个回复 - 1562 次查看

    Q: 请问DE5a-Net-DDR4 开发板上FPGA的功耗如何测试呢? 其最大功耗是多少呢? A: DE5a-Net-DDR4开发板上集成了power monitor (电源监测)芯片,可以用来监测开发板上FPGA的实时功率 。 只需运行DE5a-Net-DDR4 Sy ...

    2020-6-23 09:02 - Mandy01 - DE5a-Net-DDR4

  • FPGA做深度学习加速的技能总结

    0 个回复 - 3010 次查看

    前言 做深度学习加速器已经两年了,从RTL设计到仿真验证,以及相应的去了解了Linux驱动,深度学习压缩方法等等。今天来捋一捋AI加速器都涉及到哪些领域,需要哪些方面的知识。 可以用于AI加速器的主要有三种不同架 ...

    2020-6-19 17:47 - winter - 人工智能/深度学习

  • 【FAQ】为什么在FPGA端使用SDRAM替代了DDR3

    0 个回复 - 1859 次查看

    Q: 为什么在FPGA端使用SDRAM替代了DDR3? A: 因为DE10-Standard主要面向学校,所以要放6个7-segment、switch、button等,所以就没有引脚分配给DDR3了。

    2020-6-19 13:39 - wyzhou - DE10-Standard

  • 【FAQ】FPGA OpenCL DDR4读写测试警告:aoc was not found...

    0 个回复 - 2348 次查看

    Q: 客户按照HERO Quick Start Guide执行 FPGA OpenCL DDR4读写测试,执行source altera_rte.sh后出现告警:aoc was not found, but aocl was found. Assuming only RTE is installed. A:用lspci命令查看找不到pcie ...

    2020-6-19 09:14 - wyzhou - HERO

  • 【FAQ】HERO输入 ./OpenVINO_FPGA.sh警告:Camera calibration file ...

    0 个回复 - 2092 次查看

    Q: 使用HERO,按Demonstration Manual操作到步骤11:继续在终端上输入 ./OpenVINO_FPGA.sh有警告:Camera calibration file ...not fund , unknown control 'focus_auto', fail to recieve image meta....具体如下图 ...

    2020-6-19 09:01 - wyzhou - HERO

  • 【FAQ】使用HERO过程中误删除FPGA驱动模块,如何恢复?

    0 个回复 - 1912 次查看

    Q:使用HERO的开发板过程中,误将FPGA驱动模块删除后,应该如何恢复呢?A:可以按照我们CD中提供的how to run demo 的文档,在步骤b,c 之间添加aocl install,运行安装程序。 ...

    2020-6-19 08:55 - wyzhou - HERO

  • OpenCL浅析(1)-GPU和FPGA平台搭建

    1 个回复 - 3021 次查看

    OpenCL是由非盈利性组织Khronos Group组织发布的针对异构设备进行并行化计算的一套开源的API以及程序语言。 它提供两种并行化的模式,包括任务并行以及数据并行,目前针对GPU的引用,主要是以数据并行为主。OpenCL ...

    2020-6-18 15:17 - Nicole_Terasic - OpenCL

  • 关于FPGA的FMC接口的详细介绍

    0 个回复 - 3162 次查看

    FMC ( FPGA Mezzanine Card ) FPGA中间层板卡,整个FMC模块由子板模块、载卡两部分构成。子板模块和载卡之间由连接器连接,子板模块上连接器使用公座(male),载卡上连接器使用母座(female)。载卡连接器引脚与具 ...

    2020-6-18 14:09 - Nicole_Terasic - 基础理论知识

  • 简谈基于FPGA的千兆以太网

    0 个回复 - 2453 次查看

    说起以太网,大家可能就会想到百兆以太网、千兆以太网以及万兆以太网等等。局域以太网从10M开始发展,经历几多的变迁,发展到现在的千兆以太网。千兆以太网以高效、高速、高性能为特点,已经广泛应用在金融 ...

    2020-6-18 11:47 - Nicole_Terasic - 基础理论知识

  • 从MCU到FPGA:第4部分

    0 个回复 - 2243 次查看

    本周我想进一步探究可编程逻辑(FPGA)与硬核处理器(HPS)之间互联的结构。我发现了三种主要方式,它们是如何映射并处理通信的,哪些组件需要管控时序并且有访问权限。 AXI Bridge 为了能够实现HPS与FPGA之间的 ...

    2020-6-18 10:28 - Nicole_Terasic - 基础理论知识

  • 从MCU到FPGA:第3部分

    0 个回复 - 2248 次查看

    当我开始这个项目的时候,我已经了解到FPGA的好处在于它可以将多种功能集成到单一的芯片中,并可以通过重配置而修改芯片功能。但是这种灵活性也让我想知道:我应该如何处理FPGA与外部组件的接口以及接口连线等问题 ...

    2020-6-18 10:22 - Nicole_Terasic - 基础理论知识

  • 从MCU到FPGA:第2部分

    0 个回复 - 1999 次查看

    最近,我在做一个项目,该项目要求我这个MCU迷,转向FPGA开发。在这个系列博客中,我将介绍如何将现有的MCU知识和经验运用到FPGA的开发中。在第一部分中,我介绍了FPGA的优缺点,以及Terasic DE10 nano开发套件,并 ...

    2020-6-18 10:15 - Nicole_Terasic - 基础理论知识

Powered by Discuz! X3   © 2001-2013 Comsenz Inc. |Archiver|MyFPGA