MyFPGA Forum

 找回密码
 注册
搜索
查看: 6970|回复: 11
打印 上一主题 下一主题

降低算法开发时间的programming code(Verilog分享)

[复制链接]
1#
发表于 2010-4-1 15:33:35 | 显示全部楼层
回复 1# Pocahontas


    谢谢您 :)

   我看到这个代码以及data_i后,

  突然就想明白为什么DE系列的开发板上都有那么多的拨码开关了。。

  ok。。。说一个冷笑话而已。。。

  如果系统不在乎多一个核心的话,我习惯用nios去调试参数,当然接口和这一回事啦
2#
发表于 2010-4-6 13:14:00 | 显示全部楼层
回复 4# Pocahontas


    嗯,ASIC都很在乎,测试和调试逻辑的插入,而且希望对系统的影响最小
弱弱地问一下,您也做IC后端么?
3#
发表于 2010-4-7 09:44:25 | 显示全部楼层
回复 6# Pocahontas


   嗯,我对IC后端的理解是
  RTL属于IC设计前端,将RTL用指定工艺库综合到网表,再版图布局布线,算IC后端

  如果从系统的前端后端来说
  好像按信号采集和初步处理算前端,上层程式算后端

  我们院系偏重IC后端,但是我自己都在学IC前端,或者说系统级的东西。
  现在是大四,不过还是开始准备研究生毕业设计的东西,想做一个简单的GPU
  打算从应用软件到底层驱动,到硬件。不过比较担心2年做不做得完····
   因为自己是基础0了,而且这个不属于实验室项目,整个过程要自学并且独立完成

  您真的很晚还在发帖也·····
4#
发表于 2010-5-21 16:04:48 | 显示全部楼层
回复 9# yongyooh


    模式识别的基础

不过要看是什么样的数字了。如果是为了能识别出来而做的数字,那倒好说
如果是把那种验证码的数字识别出来。。。。就不知道了。。。。


这些 类别的东西,我个人觉得,全部的内容是博大精深的,即使是基础部分也非常多。
如果赶进度的话,就先学相关的吧,同类的算法,了解其中一部分,不用全部掌握
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|手机版|Archiver|MyFPGA

GMT+8, 2024-5-19 15:47 , Processed in 0.039975 second(s), 13 queries .

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表