MyFPGA Forum

 找回密码
 注册
搜索
查看: 248|回复: 0

【FAQ】ADA子卡时钟源以及时钟同步问题

[复制链接]
发表于 2022-10-18 17:34:00 | 显示全部楼层 |阅读模式
本帖最后由 BOB_Sun 于 2022-10-19 14:40 编辑

Q:如果主板接2个或以上ADA子卡的话,比如TR4主板,想请问这些子卡的时钟及其同步是怎么设置的呢?

A:ADA子卡的时钟可以来自子卡板载的100MHz振荡器 、子卡AD/DA通道的SMA接口、HSMC/GPIO接口上的PLL。

ADC/DAC的时脉源由JP1、JP2、JP4和JP5跳帽开关选择;而JP6作用是,当使用ADC时,时钟源是由SMA还是100MHz振荡器提供。

JP1_JP2.png JP4_JP5.png JP6.png

1. 如果时钟源都选100MHz振荡器,那时钟是非同步的,因为每片板子上的时钟都是各自独立的;

2. 如果是来自子卡AD/DA通道的SMA接口,要看产生外部时钟的来源是否同步,如果外部时钟是同步发送的,那各子卡之间是同步的;

3. 如果是来自HSMC/GPIO接口上的PLL,自己要处理PLL的输出使之同步。


您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|手机版|Archiver|MyFPGA

GMT+8, 2022-12-1 07:12 , Processed in 0.038906 second(s), 19 queries .

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表