MyFPGA Forum

 找回密码
 注册
搜索
查看: 5380|回复: 2
打印 上一主题 下一主题

刚出的DE4,大家来谈哈这块板子。。。。

[复制链接]
跳转到指定楼层
1#
发表于 2010-10-20 16:02:56 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
刚开始看见这块板子的时候,觉得和以前的DE系列不一样,样子变丑了,但是仔细一看,功能超级强大啊。。。

官方的介绍是:
DE4 采用了 Stratix ®IV GX 芯片并支持行业标准的外围设备,连接器和界面的丰富特性适用于大范围的计算密集型应用。
经过对收发器抖动性,协议兼容性和平衡性能的评估, DE4超越了 Stratix IV GX 芯片串行数据收发器标准性能,
能够在 SATA 以及 HSMC 接口上以 10Gbps 速率运行。专为需求更大带宽,更低的抖动性能以及低的功耗的终端
市场而设计,DE4 具有高性能、丰富串行连接以及先进存储器接口的特点,为高阶的应用需求提供了一个理想的硬件平台。

1、Stratix IV GX EP4SGX230228,000 logic elements (LEs)
     17,133K total memory Kbits
     1,288 18x18-bit multipliers blocks
     2 PCI Express hard IP blocks
     744 user I/Os
     8 phase locked loops (PLLs)

2、Stratix IV GX EP4SGX530531,200 logic elements (LEs)
     27,376K total memory Kbits
     1,024 18x18-bit multipliers blocks
     4 PCI Express hard IP Blocks
     744 user I/Os
     8 phase locked loops (PLLs)

板上二块FPGA芯片。
2#
发表于 2010-10-24 10:33:04 | 只看该作者
本帖最后由 rich 于 2010-10-24 10:36 编辑

DE4 提供了PCIex8 Gen2高速傳輸介面, 透過Strative IV GX 內建的PCIe硬核, 可以與PC進行大量資料的傳遞。
DE4 PCIex8 Demo (從PC 傳送高清影像到DE4, 並以DVI 子卡顯示)
3#
发表于 2010-12-16 11:43:38 | 只看该作者
这块板子觉得设计得不是很成熟。在DE3中使用的施密特电路不知为何没有继续采用,因此在某些器件上抗干扰能力较差。在FPGA工程中需要做好准备。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|手机版|Archiver|MyFPGA

GMT+8, 2024-5-4 04:41 , Processed in 0.062525 second(s), 17 queries .

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表