MyFPGA Forum

 找回密码
 注册
搜索
查看: 4084|回复: 4
打印 上一主题 下一主题

關於DE2-70的SDRAM時脈設定

[复制链接]
跳转到指定楼层
1#
发表于 2011-11-14 16:04:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
在sopc_bulide中我依照範例 預設是100MHz 但由於要提升速度 想提高時脈

我看DATASHEET 42S83200B-16160B  是可以吃 100 125 143 166 MHz的時脈



但由於PLL只能製造出 100  125 的 所以我改用125的時脈

但提升之後 可以正常編譯  但跑NIOS 後 會出錯



所以想請問一下 用過的人 幫我看看   是哪邊設定沒有更改到??

42S83200B-16160B.pdf

835.44 KB, 下载次数: 8

2#
发表于 2011-11-14 20:19:59 | 只看该作者
有个PLL的时钟相移,时钟变快了,相移也要变,便多少我不知道,不过你可以看看50M,100M分别偏移多少,在估计一下120M的.
3#
 楼主| 发表于 2011-11-14 21:39:27 | 只看该作者
了改 ~  等等來改看看  希望有用

謝謝樓上的解惑
4#
发表于 2011-11-22 22:43:53 | 只看该作者
说的不错!默默的等待楼下回复了
5#
发表于 2012-3-5 11:14:22 | 只看该作者
学习之,不错的一篇文章
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|手机版|Archiver|MyFPGA

GMT+8, 2024-5-17 11:05 , Processed in 0.040139 second(s), 18 queries .

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表