MyFPGA Forum

 找回密码
 注册
搜索

【DE10-Nano系列教程】FPGA篇(二)--第一个FPGA工程_System_builder

查看数: 18558 | 评论数: 16 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2020-7-13 10:46

正文摘要:

本帖最后由 BOB_Sun 于 2020-7-30 17:07 编辑 本帖为友晶科技原创帖,未经许可,不得以任何方式复制或者抄袭本文档之部分或者全部内容。如需要完整文档或转载帖子,请联系myfpga@terasic.com.cn。 一、概述 游 ...

回复

xyyy 发表于 2025-1-10 01:05:14

请问为什么会出现这种全亮的情况啊?
xyyy 发表于 2025-1-10 00:50:44
太有用啦!
BOB_Sun 发表于 2025-1-6 11:20:00
ToryYin 发表于 2025-1-3 22:44
为什么complie design我会出错
Error (171016): Can't place node "FPGA_CLK2_50" -- illegal location ass ...

你的板子是DE10-Nano吗,原始工程是System Builder自动生成的吗?
ToryYin 发表于 2025-1-3 22:44:03
为什么complie design我会出错
Error (171016): Can't place node "FPGA_CLK2_50" -- illegal location assignment PIN_Y13
Error (171016): Can't place node "FPGA_CLK3_50" -- illegal location assignment PIN_E11
Error (171016): Can't place node "LED[0]" -- illegal location assignment PIN_W15
Error (171016): Can't place node "LED[1]" -- illegal location assignment PIN_AA24
Error (171016): Can't place node "LED[2]" -- illegal location assignment PIN_V16
Error (171016): Can't place node "LED[3]" -- illegal location assignment PIN_V15
Error (171016): Can't place node "LED[4]" -- illegal location assignment PIN_AF26
Error (171016): Can't place node "LED[5]" -- illegal location assignment PIN_AE26
Error (171016): Can't place node "LED[6]" -- illegal location assignment PIN_Y16
Error (171016): Can't place node "LED[7]" -- illegal location assignment PIN_AA23
Error (171016): Can't place node "FPGA_CLK1_50" -- illegal location assignment PIN_V11
Info (171121): Fitter preparation operations ending: elapsed time is 00:00:00
ToryYin 发表于 2025-1-3 22:34:12
好!太好了!非常好!超级好!
13671409170 发表于 2024-4-27 14:46:51
好好好好好好好好好好好好好好好好
Robinlin 发表于 2023-5-22 16:47:18
为什么内容看不了啊
Aceeitros 发表于 2021-10-22 12:57:40
谢谢分享!内容有帮助。
binjew 发表于 2021-8-9 15:37:48
非常感谢楼主的教程!学到很多!
BOB_Sun 发表于 2021-3-12 13:55:33
3458629874 发表于 2021-1-22 14:55
相当于将接口都集成好了

您好!
是将顶层设计和引脚分配集成了, 逻辑设计还是要自己去做。
liu75 发表于 2021-3-11 14:06:31
谢谢,,,,,,,,,,,,,,,,,,,,,,,,
3458629874 发表于 2021-1-22 14:55:04
相当于将接口都集成好了
BOB_Sun 发表于 2020-7-13 10:47:11
本帖最后由 BOB_Sun 于 2020-7-13 10:56 编辑

二、设备
1. 硬件
  • PC 主机
  • Terasic DE10-Nano 开发套件
(注:Terasic DE10-Nano 是一款基于 Intel® Cyclone V SoC FPGA 的开发套件,为开发者提供了灵活的可重构硬件设计平台。如需了解该套件的详情,请访问 Terasic DE10-Nano 官网。)
2. 软件
  • Quartus Prime 18.1.1 Standard Edition(已安装好 USB Blaster II 驱动)
    (注:Quartus Prime 软件的下载和安装可参考 "Quartus 软件安装" ,驱动的安装还可以参考"USB Blaster II 驱动安装"  。)
  • DE10_Nano_SystemBuilder
    (注:DE10_Nano_SystemBuilder 软件可在这里下载。)

小黑屋|手机版|Archiver|MyFPGA

GMT+8, 2025-4-30 15:24 , Processed in 0.049000 second(s), 19 queries .

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表