MyFPGA Forum

 找回密码
 注册
搜索

pll在11。0和9.0表现不同

查看数: 4170 | 评论数: 1 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2016-5-13 13:04

正文摘要:

你好,我使用的芯片是ep3c16q240c8 。altpll's 输入时钟为12.8MHz,输出时钟为 24.576MHz. 当软件为Quartus 11.0,PLL 设置界面如下图: 想问下,是否为软件问题》?另外就是,还是ep3c16q240c8 就是支不支持48/25 ...

回复

BOB_Sun 发表于 2016-5-19 11:56:09
本帖最后由 BOB_Sun 于 2016-5-19 11:57 编辑

9.0 您只设置了 c0
但 11.0 上还设置了 c1.
c0,c1 因为要公用 所以才无法同时满足。

您可以参考PLL架构:

小黑屋|手机版|Archiver|MyFPGA

GMT+8, 2025-5-1 08:48 , Processed in 0.046631 second(s), 20 queries .

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表