|
在设计中后期图像需要中值滤波,altera VIP 中正好有这样的megacore,可是接口看着不很明白:
module Median Filter (
clock,
reset,
din_ready,
din_valid,
din_data,
din_startofpacket,
din_endofpacket,
dout_ready,
dout_valid,
dout_data,
dout_startofpacket,
dout_endofpacket,
);
input clock;
input reset;
output din_ready;
input din_valid;
input [9:0] din_data;
input din_startofpacket;
input din_endofpacket;
input dout_ready;
output dout_valid;
output [9:0] dout_data;
output dout_startofpacket;
output dout_endofpacket;
packet 信号怎么用Datasheet上也没说清楚。
或者另一种可能是不是cycloneII的FPGA的性能不适合跑这个megafunction? |
|