MyFPGA Forum
标题:
欲使用一個Signal源(500Khz) 連續觸發NIOSII CPU IO的操控問題
[打印本页]
作者:
fish178
时间:
2011-3-16 10:21
标题:
欲使用一個Signal源(500Khz) 連續觸發NIOSII CPU IO的操控問題
您好~
目前使用DE2-70有一個問題想請問:
我欲使用一個Signal源(500Khz) 連續觸發NIOSII CPU IO去取GPIO的值,
有試過將
1. NIOSII CPU IO Pin設定成Eage Capture _ Rising Edge 並開啟IRQ狀態,使用接收Key(按鍵)的方式,可是的得出的結果不正確(無法對到位)。
2. 將IO Pin設成Eage Capture _ Rising Edge 不開啟IRQ,用IDE 抓hi訊號,結果也不正確。
我想請問您:
Q1. Nios的IO該如何設定可以讓連續觸發源正確驅動,並讓IDE可以正確取到狀態變化?
Q2. 正常一般使用下,Nios 的IO最高可以接收多快的連續觸發訊號?
欢迎光临 MyFPGA Forum (http://www.myfpga.org/discuz/)
Powered by Discuz! X3