MyFPGA Forum

标题: 求助:SOPC下对sram的读写与控制 [打印本页]

作者: 3539591    时间: 2012-3-13 16:06
标题: 求助:SOPC下对sram的读写与控制
假设FPGA外挂一片SRAM,SRAM中从0x00000,0x14000,0x28000处开始分别存放着三幅320*256个图像像素数据,(每副图像按行列顺序连续地址存放)
FPGA设计中包含NIOS、用户逻辑两部分。两部分时分复用占用SRAM。
要求:用户逻辑部分要将三副图像数据对应相加。
      Nios对这三副图像要可读可写。

谁能给点头绪啊!
我是要先例化一个SRAM是不?
再做成IP核挂到AVALON总线上?
作者: tingtang    时间: 2012-3-13 17:51
回复 1# 3539591


    SRAM 的ip altera  大学计划有,你去下载吧,然后手动分配地址就好了。
作者: 3539591    时间: 2012-3-14 10:22
回复 2# tingtang


    它说的用户逻辑部分将三幅图像数据对应相加是什么意思呢?这个是用硬件语言实现?
   时分复用又是如何实现了?




欢迎光临 MyFPGA Forum (http://www.myfpga.org/discuz/) Powered by Discuz! X3